|
商品编号: |
xdvd1107d |
|
商品名稱: |
Altium Designer FPGA設計指導 Instruction to Altium Designer FPGA Design 官方教程 英文版 DVD |
|
碟片數量: |
1片 |
|
銷售價格: |
200 |
|
瀏覽次數: |
23216 |
|
【轉載TXT文檔】 |
|
Altium Designer FPGA設計指導 Instruction to Altium Designer FPGA Design 官方教程 英文版 DVD |
Windows電子設計軟件開發商Altium公司宣布其最新一體化電子產品開發系統Altium Designer 極大地增強了FPGA-PCB協同設計的能力,工程師可以充分利用FPGA作為系統平台,而且簡化大型FPGA與物理PCB平台的集成。 雖然人們早就認識到了FPGA給邏輯開髮帶來的好處,但把這些器件集成到PCB設計流程所帶來的挑戰,會使得PCB線路板設計變得十分複雜並導致整體設計時間超長。通常無需考慮PCB版圖即進行FPGA管腳分配,而在大規模可編程器件中使用的密集封裝技術將使得PCB板佈線成為極大的挑戰。
Altium Designer打破了FPGA的使用障礙,把硬連接的PCB平台和軟件及軟連接的邏輯開發集成在一起,後者構成的嵌入式智能通過在PCB線路板上編程以創建完整的應用。 Altium Designer 6.0改進了FPGA級設計和PCB級設計間的集成,開發了很多新功能,與現在的大型可編程器件相結合,它們精簡了產品開發。 FPGA器件的可用性正改變著工程師的系統設計方法――產品中可以添加更更多智能並同時縮短設計時間,減少製造成本。 ”Altium的創始人和CEO Nick Martin說,“Altium Designer 可幫助工程師在嵌入式智能級和物理設計級充分利用FPGA提供的好處,系統的統一特性打破了在主流設計中廣泛採用可編程器件的障礙,這樣可以充分利用這些器件的擴展資源,簡化邏輯和物理設計。 ”
Altium Designer 引入了動態網絡重分配概念,PCB佈線期間可在線交換FPGA管腳。這包括重新分配預先佈線的子網和交換鏈接的差分信號對,差分信號對可利用FPGA器件上充分的LVDS資源。動態網絡重分配在板級具有增強了的FPGA管腳優化引擎,允許工程師充分利用FPGA器件管腳的可重新編程特性,在PCB板極獲得最優的佈線方案。 Altium Designer系統的統一特性允許在板級完成的管腳交換和FPGA項目的自動同步,減少手動調整處理I/O的耗時。 通常帶有大量管腳的FPGA器件是密集BGA型封裝。這給原型階段的調試帶來很大困難,因為這些器件上的管腳不能直接探測。 Altium Designer的LiveDesign開發方法允許工程師在開發中可與基於FPGA的設計直接交互。 Altium Designer 具有改進的JTAG器件瀏覽器,可提供系統中所有JTAG器件的管腳狀態顯示,在調試期間工程師可以實時檢測管腳信號狀態。管腳狀態也可以在源原理圖和PCB版圖動態顯示,'定位'查看設計文檔內的信號狀態。另外還有Altium Designer的FPGA虛擬儀器,可用來設定並監控FPGA內的信號,給設計師提供電路運行完整的狀態圖,以進行系統的邏輯和物理調試。
FPGA系統的在線測試在Altium Designer 9.1中得到改進,提供增強的邏輯分析儀(LAX)虛擬儀器。可配置的LAX可監控FPGA內從8位到64位帶寬的總線,支持多重信號集的連接。任意信號都可用來觸發輸入或選定為數據源。當可配置的LAX連接到處理器指令總線時,總線數據可顯示為反彙編的代碼指令,代碼相關的問題可方便地在虛擬儀器輸出中進行跟踪。
Altium Designer 9.1中32位的基於FPGA的處理器系統也有更多通用性,支持大量第三方的軟核和分立處理器,包括Xilinx MicroBlaze軟處理器、Sharp BlueStreak LH79520(基於ARM720T)和AMCC PowerPC 405CR分立處理器。這些新器件的支持,對於已經有了8位和32位目標獨立軟處理器支持的Altium Designer設計系統來說,使設計者在使用FPGA進行嵌入式系統開發時更加靈活。 Altium Designer 9.1提供的包裹連接器內核可幫助設計者定位支持的第三方處理器,同時保留Altium Designer環境的所有設計功能,包括使用Altium Designer虛擬儀器方便地連接基於FPGA外設和用LiveDesign進行調試。 Altium基於Viper的編譯器工具鏈保證所有處理器間的軟件兼容性,包裹連接器內核提供硬件兼容性。這意味著嵌入式設計師無需花費高昂的重新設計工程的代價即可在處理器間進行設計移植。
目錄:
一、Altium Designer FPGA設計指導: (1)如何創建和共享一個FPGA核心? .rmvb (2)如何創建一個FPGA設計? .rmvb (3)如何導航我的源代碼? .rmvb (4)如何定位和約束FPGA設計 ? .rmvb (5)如何將Altera MegaWizard插件管理器IP傳輸到Altium Designer? .rmvb (6)如何將Altium Designer與第三方FPGA開發PCB結合使用? .rmvb (7)如何將Xilinx Coregen IP傳輸到Altium Designer? .rmvb (8)如何將外圍設備和IO端口添加到我的微處理器中? .rmvb (9)如何將我的FPGA和PCB項目鏈接和同步? .rmvb (10)如何確定要使用哪個處理器? .rmvb (11)如何設置FPGA IO端口? .rmvb (12)如何設置和使用LAX虛擬邏輯分析儀? .rmvb (13)如何設置默認打印行為? .rmvb (14)如何實現一個FPGA設計? .rmvb (15)如何使用FPGA器件內部特定的資源? .rmvb (16)如何使用TSK51微處理器? .rmvb (17)如何使用TSK80微處理器? .rmvb (18)如何使用TSK165微處理器? .rmvb (19)如何使用TSK3000微處理器? .rmvb (20)如何使用多個監視器? .rmvb (21)如何使用虛擬的頻率計數器? .rmvb (22)如何使用虛擬的數字IO端口? .rmvb (23)如何使用虛擬的信號生成器? .rmvb (24)如何選擇FPGA器件? .rmvb (25)如何在FPGA設計中使用VHDL或Verilog? .rmvb (26)如何在軟件中訪問Wishbone外圍設備? .rmvb (27)如何在我的FPGA設計中包含預生成的EDIF? .rmvb (28)如何在我的FPGA設計中使用差分對信號? .rmvb (29)如何在我的FPGA設計中使用虛擬儀器? .rmvb (30)如何在我的目標系統中掛接JTAG鏈? .rmvb (31)如何在我的設計中包含非英語字符? .rmvb (32)如何重新設置我的源代碼的格式? .rmvb (33)需要了解有關WishBone的哪些信息? .rmvb 二、另附PPT: (1)Altium Designer基於FPGA嵌入式系統設計.ppt (2)Altium Designer基於FPGA系統設計功能培訓.ppt (3)Altium Designer原理圖和PCB設計.ppt
|
|
|